Ð þílT8fÄ(fŒ)Qualcomm Technologies, Inc. APQ 8016 SBC'qcom,apq8016-sbcqcom,apq8016qcom,sbc"1aliases=/soc/sdhci@07824000C/soc/sdhci@07864000I/soc/serial@78b0000Q/soc/serial@78af000Y/soc/spmi@200f000/pm8916@0_/soc/i2c@78b6000d/soc/i2c@78ba000i/soc/i2c@78b8000n/soc/spi@78b9000s/soc/spi@78b7000chosenxserial0memory„memoryreserved-memory"1”tz-apps@86000000†0›smem_region@86300000†0›¢¨hypervisor@86400000†@›tz@86500000†P›reserved@8668000†h›rmtfs@86700000†p›rfsa@867e00000†~›mpss@86800000†€°›wcnss@89300000‰0`›cpus"1cpu@0„cpuarm,cortex-a53arm,armv8°ÁpsciÏcpu@1„cpuarm,cortex-a53arm,armv8°ÁpsciÏcpu@2„cpuarm,cortex-a53arm,armv8°ÁpsciÏcpu@3„cpuarm,cortex-a53arm,armv8°ÁpsciÏl2-cachecacheߢ¨idle-statesspcarm,idle-stateë@‚–#Ð4¢¨psci arm,psci-1.0Èsmcpmuarm,armv8-pmuv3 Etimerarm,armv8-timer0Eclocksxo_board fixed-clockP]$øsleep_clk fixed-clockP]€smem qcom,smemm{Œfirmwarescm qcom,scm”hgf›corebusifacesoc"1”ÿÿÿÿ simple-busrestart@4ab000 qcom,psholdJ°pinctrl@1000000qcom,msm8916-pinctrl0 EЧ·ÃØ¢2¨2blsp1_uart1_default¢ ¨ pinmux éblsp_uart1ògpio0gpio1gpio2gpio3pinconfògpio0gpio1gpio2gpio3÷blsp1_uart1_sleep¢ ¨ pinmuxégpioògpio0gpio1gpio2gpio3pinconfògpio0gpio1gpio2gpio3÷blsp1_uart2_default¢ ¨ pinmux éblsp_uart2 ògpio4gpio5pinconf ògpio4gpio5÷blsp1_uart2_sleep¢ ¨ pinmuxégpio ògpio4gpio5pinconf ògpio4gpio5÷spi1_default¢¨pinmux éblsp_spi1ògpio0gpio1gpio3pinmux_cségpioògpio2pinconfògpio0gpio1gpio3÷ pinconf_csògpio2÷"spi1_sleep¢¨pinmuxégpioògpio0gpio1gpio2gpio3pinconfògpio0gpio1gpio2gpio3÷spi2_default¢¨pinmux éblsp_spi2ògpio4gpio5gpio7pinmux_cségpioògpio6pinconfògpio4gpio5gpio7÷ pinconf_csògpio6÷"spi2_sleep¢¨pinmuxégpioògpio4gpio5gpio6gpio7pinconfògpio4gpio5gpio6gpio7÷spi3_default¢¨pinmux éblsp_spi3ògpio8gpio9gpio11pinmux_cségpioògpio10pinconfògpio8gpio9gpio11÷ pinconf_csògpio10÷"spi3_sleep¢¨pinmuxégpioògpio8gpio9gpio10gpio11pinconfògpio8gpio9gpio10gpio11÷spi4_default¢¨pinmux éblsp_spi4ògpio12gpio13gpio15pinmux_cségpioògpio14pinconfògpio12gpio13gpio15÷ pinconf_csògpio14÷"spi4_sleep¢¨pinmuxégpioògpio12gpio13gpio14gpio15pinconfògpio12gpio13gpio14gpio15÷spi5_default¢¨pinmux éblsp_spi5ògpio16gpio17gpio19pinmux_cségpioògpio18pinconfògpio16gpio17gpio19÷ pinconf_csògpio18÷"spi5_sleep¢¨pinmuxégpioògpio16gpio17gpio18gpio19pinconfògpio16gpio17gpio18gpio19÷spi6_default¢¨pinmux éblsp_spi6ògpio20gpio21gpio23pinmux_cségpioògpio22pinconfògpio20gpio21gpio23÷ pinconf_csògpio22÷"spi6_sleep¢¨pinmuxégpioògpio20gpio21gpio22gpio23pinconfògpio20gpio21gpio22gpio23÷i2c2_default¢¨pinmux éblsp_i2c2 ògpio6gpio7pinconf ògpio6gpio7÷i2c2_sleep¢¨pinmuxégpio ògpio6gpio7pinconf ògpio6gpio7÷i2c4_default¢¨pinmux éblsp_i2c4ògpio14gpio15pinconfògpio14gpio15÷i2c4_sleep¢¨pinmuxégpioògpio14gpio15pinconfògpio14gpio15÷i2c6_default¢¨pinmux éblsp_i2c6ògpio22gpio23pinconfògpio22gpio23÷i2c6_sleep¢¨pinmuxégpioògpio22gpio23pinconfògpio22gpio23÷sdhc2_cd_pincd_on¢-¨-pinmuxégpioògpio38pinconfògpio38÷.cd_off¢1¨1pinmuxégpioògpio38pinconfògpio38÷pmx_sdc1_clkclk_on¢"¨"pinmux òsdc1_clkpinconf òsdc1_clk÷clk_off¢%¨%pinmux òsdc1_clkpinconf òsdc1_clk÷pmx_sdc1_cmdcmd_on¢#¨#pinmux òsdc1_cmdpinconf òsdc1_cmd.÷ cmd_off¢&¨&pinmux òsdc1_cmdpinconf òsdc1_cmd.÷pmx_sdc1_datadata_on¢$¨$pinmux òsdc1_datapinconf òsdc1_data.÷ data_off¢'¨'pinmux òsdc1_datapinconf òsdc1_data.÷pmx_sdc2_clkclk_on¢*¨*pinmux òsdc2_clkpinconf òsdc2_clk÷clk_off¢.¨.pinmux òsdc2_clkpinconf òsdc2_clk÷pmx_sdc2_cmdcmd_on¢+¨+pinmux òsdc2_cmdpinconf òsdc2_cmd.÷ cmd_off¢/¨/pinmux òsdc2_cmdpinconf òsdc2_cmd.÷pmx_sdc2_datadata_on¢,¨,pinmux òsdc2_datapinconf òsdc2_data.÷ data_off¢0¨0pinmux òsdc2_datapinconf òsdc2_data.÷ext-codec-lineslines_onpinmuxégpioògpio67pinconfògpio67÷"lines_offpinmuxégpioògpio67pinconfògpio67÷cdc-pdm-linespdm_lines_onpinmux écdc_pdm0*ògpio63gpio64gpio65gpio66gpio67gpio68pinconf*ògpio63gpio64gpio65gpio66gpio67gpio68÷;pdm_lines_offpinmux écdc_pdm0*ògpio63gpio64gpio65gpio66gpio67gpio68pinconf*ògpio63gpio64gpio65gpio66gpio67gpio68÷ext-pri-tlmm-linesext_pa_onpinmux épri_mi2s ògpio113gpio114gpio115gpio116pinconf ògpio113gpio114gpio115gpio116÷;ext_pa_offpinmux épri_mi2s ògpio113gpio114gpio115gpio116pinconf ògpio113gpio114gpio115gpio116÷ext-pri-ws-lineext_pa_onpinmux épri_mi2s_wsògpio110pinconfògpio110÷;ext_pa_offpinmux épri_mi2s_wsògpio110pinconfògpio110÷ext-mclk-tlmm-linesmclk_lines_onpinmux épri_mi2sògpio116pinconfògpio116÷;mclk_lines_offpinmux épri_mi2sògpio116pinconfògpio116÷ext-sec-tlmm-linestlmm_lines_onpinmux ésec_mi2s ògpio112gpio117gpio118gpio119pinconf ògpio112gpio117gpio118gpio119÷;tlmm_lines_offpinmux ésec_mi2s ògpio112gpio117gpio118gpio119pinconf ògpio112gpio117gpio118gpio119÷cdc-dmic-linesdmic_lines_onpinmux_dmic0_clk édmic0_clkògpio0pinmux_dmic0_data édmic0_dataògpio1pinconf ògpio0gpio1÷dmic_lines_offpinconf ògpio0gpio1÷cross-conn-detlines_onpinmuxégpioògpio120pinconfògpio120÷Jlines_offpinmuxégpioògpio120pinconfògpio120÷msmgpio_leds¢;¨;pinconfògpio21gpio120égpioJusb-id-default¢B¨Bpinmuxégpioògpio121pinconfògpio121÷U.clock-controller@1800000qcom,gcc-msm8916Pbo€¢¨syscon@1905000sysconP¢¨hwlockqcom,tcsr-mutex ƒŠ¢¨memory@60000qcom,rpm-msg-ram€¢¨serial@78af000%qcom,msm-uartdm-v1.4qcom,msm-uartdmŠð Ek”D6 ›coreiface˜  rxtx§okay ®LS-UART0´defaultsleep Ì syscon@b011000syscon ¢?¨?serial@78b0000%qcom,msm-uartdm-v1.4qcom,msm-uartdm‹ El”E6 ›coreiface˜  rxtx§okay ®LS-UART1´defaultsleep Ì dma@7884000qcom,bam-v1.7.0ˆ@0 Eî”6›bam_clkÖá§okay¢ ¨ spi@78b5000qcom,spi-qup-v2.2.1‹P E_”96 ›coreiface˜  rxtx´defaultsleepÂÌ"1 §disabledspi@78b6000qcom,spi-qup-v2.2.1‹` E`”;6 ›coreiface˜  rxtx´defaultsleepÂÌ"1 §disabledspi@78b7000qcom,spi-qup-v2.2.1‹p Ea”=6 ›coreiface˜ rxtx´defaultsleepÂÌ"1§okay®HS-SPI1spi@78b8000qcom,spi-qup-v2.2.1‹€ Eb”?6 ›coreiface˜ rxtx´defaultsleepÂÌ"1 §disabledspi@78b9000qcom,spi-qup-v2.2.1‹ Ec”A6 ›coreiface˜ rxtx´defaultsleepÂÌ"1§okay®LS-SPI0spi@78ba000qcom,spi-qup-v2.2.1‹  Ed”C6 ›coreiface˜  rxtx´defaultsleepÂÌ"1 §disabledi2c@78b6000qcom,i2c-qup-v2.2.1‹` E`”6: ›ifacecore´defaultsleepÂÌ"1§okay®LS-I2C0i2c@78b8000qcom,i2c-qup-v2.2.1‹€ Eb”6> ›ifacecore´defaultsleepÂÌ"1§okay®HS-I2C2i2c@78ba000qcom,i2c-qup-v2.2.1‹  Ed”6B ›ifacecore´defaultsleepÂÌ"1§okay®LS-I2C1lpass@07708000§okayqcom,lpass-cpu-apq80168”š–—œža›ahbix-clkpcnoc-mport-clkpcnoc-sway-clkmi2s-bit-clk0mi2s-bit-clk1mi2s-bit-clk2mi2s-bit-clk3é E úlpass-irq-lpaifp€  lpass-lpaifsdhci@07824000qcom,sdhci-msm-v4‚I‚@ hc_memcore_memE{Šúhc_irqpwr_irq”{z ›coreiface§okay, 8!´defaultsleep Â"#$ Ì%&'sdhci@07864000qcom,sdhci-msm-v4†I†@ hc_memcore_memE}Ýúhc_irqpwr_irq”}| ›coreiface§okay,(8)´defaultsleepÂ*+,-Ì./01 E2&usb@78d9000 qcom,ci-hdrc Nperipheral E†V3§okay^44ehci@78d9000qcom,ehci-host E†V3§okayphy@78d9000qcom,usb-otg-snpsE†Œ e¡ B@$@uDk$NotgŒ”…†„›ifacecoresleep°#" ·phylink§okayÃ5Ï6Û7^44 è8´defaultÂ9¢3¨3interrupt-controller@b000000qcom,msm-qgic2ÃØ  ¢¨timer@b020000"1”arm,armv7-timer-mem ]$øframe@b021000ôE   frame@b023000ô E  0 §disabledframe@b024000ô E  @ §disabledframe@b025000ô E  P §disabledframe@b026000ô E  ` §disabledframe@b027000ô E  p §disabledframe@b028000ô E € §disabledspmi@200f000qcom,spmi-pmic-arb(ð@@À@€  ! corechnlsobsrvrintrcnfg úperiph_irq E¾á"1ÃØpm8916@0qcom,pm8916qcom,spmi-pmic"1rtc@6000qcom,pm8941-rtc`  rtcalarmEapwrkey@800qcom,pm8941-pwrkeyE= .gpios@c000qcom,pm8916-gpioÀ§·@EÀÁÂâ8¨8usb_hub_reset_pmpinconfògpio3énormalJusb_sw_sel_pm¢9¨9pinconfògpio4énormal$pm8916_gpios_leds¢<¨<pinconf ògpio1gpio2énormalJmpps@a000qcom,pm8916-mpp §·@E ¡¢£¢>¨>pm8916_mpps_leds¢=¨=pinconf òmpp2mpp3édigitalJtemp-alarm@2400qcom,spmi-temp-alarm$E$2:>thermalOvadc@3100qcom,spmi-vadc1E1"1e¢:¨:usb_inw vph_pwrwdie_tempref_625mv ref_1250v ref_gndref_vddpm8916@1qcom,spmi-pmic"1rng@22000 qcom,prng ”y›coreleds´default Â;<= gpio-ledsled@1®apq8016-sbc:green:user1 H2 ˆheartbeatžoffled@2®apq8016-sbc:green:user2 H2xˆmmc0žoffled@3®apq8016-sbc:green:user3 H8ˆmmc1žoffled@4®apq8016-sbc:green:user4 H8ˆnonežoffled@5®apq8016-sbc:yellow:wlan H>ˆwlanžoffled@6®apq8016-sbc:blue:bt H>ˆbtžoffsmd qcom,smdrpm E¨ ¬?µrpm_requestsqcom,rpm-msm8916 Ãrpm_requestsqcom,rpmccqcom,rpmcc-msm8916qcom,rpmccPpm8916-regulatorsqcom,rpm-pm8916-regulatorsÕ@é@÷A As1¸Ø1Õ¢7¨7s3¸Ø1Õ¢@¨@s4w@1w@I]¢A¨Al1¸Ø1El2¸Ø1El3¸Ø1El4³ð12ë(l5³ð12ë(¢!¨!l6³ð12ë(l7³ð12ë(¢5¨5l8³ð12ë(¢ ¨ l9³ð12ë(l10³ð12ë(l11³ð12ë(¢(¨(l12³ð12ë(¢)¨)l13³ð12ë(¢6¨6l14³ð12ë(l15³ð12ë(Il16³ð12ë(l17³ð12ë(l18³ð12ë(usb2513 smsc,usb3503 o8{usb-idlinux,extcon-usb-gpio ˆ2y´defaultÂB¢4¨4 modelcompatibleinterrupt-parent#address-cells#size-cellssdhc1sdhc2serial0serial1usid0i2c0i2c1i2c3spi0spi1stdout-pathdevice_typeregrangesno-maplinux,phandlenext-level-cacheenable-methodcpu-idle-statescache-levelarm,psci-suspend-paramentry-latency-usexit-latency-usmin-residency-uslocal-timer-stopinterrupts#clock-cellsclock-frequencymemory-regionqcom,rpm-msg-ramhwlocksclocksclock-namesgpio-controller#gpio-cellsinterrupt-controller#interrupt-cellsfunctionpinsdrive-strengthbias-disablebias-pull-downoutput-highbias-pull-upbias-pull-noneoutput-lowinput-enable#reset-cells#power-domain-cellssyscon#hwlock-cellsdmasdma-namesstatuslabelpinctrl-namespinctrl-0pinctrl-1#dma-cellsqcom,ee#sound-dai-cellsinterrupt-namesreg-namesbus-widthnon-removablevmmc-supplyvqmmc-supplycd-gpiosdr_modeusb-phyextconqcom,vdd-levelsqcom,phy-init-sequenceqcom,otg-controlqcom,manual-pullupresetsreset-namesv1p8-supplyv3p3-supplyvddcx-supplyswitch-gpioframe-numberqcom,channeldebouncepower-sourceinput-disableio-channelsio-channel-names#thermal-sensor-cells#io-channel-cellsqcom,pre-scalinglinux,default-triggerdefault-stateqcom,ipcqcom,smd-edgeqcom,smd-channelsvdd_l1_l2_l3-supplyvdd_l5-supplyvdd_l4_l5_l6-supplyvdd_l7-supplyregulator-min-microvoltregulator-max-microvoltregulator-always-onregulator-boot-onreset-gpiosinitial-modeid-gpio